登录    注册    忘记密码

铿腾电子科技有限公司 收藏

导出分析报告

研究主题:CADENCE    集成电路    IC设计    芯片设计    低功耗设计    

研究学科:电子信息类    自动化类    建筑类    经济学类    

被引量:26H指数:3EI: 1 北大核心: 11 CSCD: 2

-

检索结果分析

署名顺序

  • 全部
  • 第一机构
结果分析中...
排序方式:

54 条 记 录,以下是 1-10

FPGA设计安全性综述
1
《小型微型计算机系统》北京科技大学信息工程学院;Cadence公司北京研发中心 王沁 孙富明 李磊 李笑盈 张晓彤  出版年:2010
国家"八六三"高技术研究发展计划项目(2008AA01Z34)资助
现场可编程门阵列(Field Programmable Gate Array,FPGA)在通信、图形、控制、计算等领域的广泛应用,已经成为当今电子系统中的重要组成部分.随着越来越多的系统采用FPGA实现核心设计,使得FP...
关键词:FPGA SRAM 设计安全  加密
基于FPGA的位同步电路设计
2
《现代电子技术》上海铿腾电子科技有限公司 张智明  出版年:2016
在基于FPGA的自同步实现中,应用数字锁相技术,从接收的比特流中快速提取同步脉冲以正确采样输入码元。该方案以相位计数器为基础,采用相位分段调整方法,对鉴相结果进行分类,并据此快速调整相位计数值,最终生成同步脉冲。采用Xi...
关键词:位同步 数字锁相 同步脉冲 FPGA
基于信号与电源完整性的有效分析优化2.5D-3D的设计
3
《电子技术应用》上海燧原科技有限公司;上海铿腾电子科技有限公司 何永松 秦祖立 林麟 吴凯  出版年:2021
HBM(高带宽内存)存储系统与传统的DRAM接口相比,具有高速率和低功耗特性。在2.5D/3D的设计中,随着HBM速率的提高,对信号与电源完整性的设计的考量越来越重要,如何通过有效的仿真指导产品的设计是一个挑战。首先从信...
关键词:2.5D/3D设计  信号完整性 电源完整性 同步开关噪声 电源噪声预测  
局部网格生成中初始探索圆半径的搜索算法 ( EI收录)
4
《计算力学学报》西北工业大学理学院应用数学系;铿腾电子科技有限公司 樊祥阔 聂玉峰 常升  出版年:2008
陕西省自然科学基金(2006A05);国家自然科学基金(90405016);西北工业大学研究生创新种子基金(Z200657)资助项目
无网格不一致性的基于节点的局部网格生成(NLMG)算法是基于节点的局部有限元方法(NLFEM)实现无缝连接的核心算法之一,而快速合理的确定中心节点的初始探索圆半径是降低NLMG算法计算量和确保其可靠性的关键一步。本文提出...
关键词:卫星点  局部网格生成  均匀桶  局部搜索 基于节点的局部有限元法  无缝连接
利用Cadence公司的SPB15.5软件实现电路的原理图级到PCB级的分布式并行设计
5
《中国集成电路》Cadence公司  出版年:2006
本文介绍了利用Cadence公司的SPB15.5软件实现电路的原理图级到PCB级设计的分布式并行设计方法,并利用该设计方法在较短的设计周期内实现了一个高复杂度的电路设计,提高整个设计的设计效率和设计的可靠性,为工程进度提...
关键词:原理图 PCB SPB15.5  CADENCE 分布式并行 软件实现
数码相机的DSP SoC设计方法
6
《电子设计应用》Cadence公司 Les Wilson Jeff Critten  出版年:2003
关键词:数码相机 DSP SOC 设计方法 图象传感器 模拟元件
基于INNOVUS平台的云端训练AI芯片设计
7
《中国集成电路》Enflame公司;Cadence公司 顾东华 陆伟 陈天宇 辜建伟 李彪  出版年:2019
近年来,随着人工智能技术开始广泛应用,大规模和超大规模逻辑复杂的人工智能(Artificial Intelligence)芯片设计需求日渐增加,后端物理实现在布局布线方面的挑战也随之而来。由于复杂的数据交互给传统的后端宏...
关键词:INNOVUS  AI Mix-Place  PPA IR  Drop混合摆放  功耗  时序  面积  压降  
工艺设计工具包PDK的应用及开发
8
《电子设计应用》上海交通大学微电子学院;Cadence公司 祝晓波 冯江  出版年:2006
工艺设计工具包PDK在数模混合信号/射频电路设计中应用广泛。本文简要介绍了PDK的应用,并说明了如何使用Cadence的自动化开发系统PAS去开发PDK。
关键词:PDK  GTE 工艺设计  工具包 自动化开发系统  
低功耗IC设计流程
9
《电子设计应用》Cadence公司 George Kuo  出版年:2006
关键词:低功耗设计 IC设计 设计流程  CADENCE CMOS工艺  低功耗技术 TSMC 可生产性  成功开发 复杂度  
Protel到Allegro/CCT格式转换
10
《今日电子》Cadence公司 胡建伟  出版年:2001
当今IT产业的发展日新月异,对硬件设备的要求也越来越高,硬件设计师们面临如何设计高速高密度PCB的难题.常言道,工欲善其事,必先利其器,这也是越来越多的设计师放弃低端的PCB设计工具,进而选择Cadence等公司提供的高...
关键词:PROTEL ALLEGRO CCT 格式转换  EDA软件 PCB设计
已选条目 检索报告 聚类工具

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心