登录    注册    忘记密码

期刊文章详细信息

分数阶简化Lorenz系统的FPGA实现    

FPGA Implementation of the Fractional-Order Simplified Lorenz System

  

文献类型:期刊文章

作  者:周围[1,2] 王强[1,2] 吴周青[1,2]

ZHOU Wei;WANG Qiang;WU Zhou-qing(College of Electronics Engineering/International Semiconductor College,Chongqing University of Posts and Telecommunications,Chongqing 400065,China;Chongqing Key Laboratory of Mobile Communications Technology,Chongqing University of Posts and Telecommunications,Chongqing 400065,China)

机构地区:[1]重庆邮电大学光电工程学院/重庆国际半导体学院,重庆400065 [2]重庆邮电大学移动通信技术重庆市重点实验室,重庆400065

出  处:《西南大学学报(自然科学版)》

基  金:国家自然科学基金项目(61771085);重庆市基础与前沿研究计划项目(CSTC2015icyjA40040).

年  份:2020

卷  号:42

期  号:7

起止页码:177-183

语  种:中文

收录情况:BDHX、BDHX2017、CAB、CAS、CSCD、CSCD_E2019_2020、JST、RCCSE、WOS、ZGKJHX、核心刊

摘  要:目前针对分数阶混沌系统的研究大多数都是基于DSP(Digital Signal Processor)平台,由于分数阶混沌系统的复杂度较大,用DSP实现存在序列生成速度较慢的问题,只能应用于对速度要求不高的系统.针对该问题,研究了基于分数阶微积分Grunwald-Letnikov(GL)定义的分数阶简化Lorenz系统的FPGA(field programmable gate array)实现.通过最大Lyapunov指数和0~1测试验证了基于GL定义的分数阶简化Lorenz系统是混沌的.详细分析了基于GL定义的分数阶简化Lorenz系统的FPGA实现结构,并使用定点数格式实现了该系统.通过示波器观察FPGA输出结果与MATLAB仿真结果一致,从而进一步揭示了分数阶混沌系统的可实现性.

关 键 词:分数阶简化Lorenz混沌系统  0~1测试  FPGA

分 类 号:TN914]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心