期刊文章详细信息
文献类型:期刊文章
Yang Yang;Yan Zheng;Liu Minwei;Dong Jicheng(Integrated Circuit Design Center,Aerors Incorporated Company Limited.Sichuan Branch,Chengdu 610100,China;Integrated Circuit Design Center,Space Star Technology CO.,LTD.,Beijing 100086,China)
机构地区:[1]航天天绘科技有限公司四川分公司集成电路设计中心,四川成都610100 [2]航天恒星科技有限公司集成电路设计中心,北京100086
年 份:2018
卷 号:44
期 号:10
起止页码:41-44
语 种:中文
收录情况:DOAJ、JST、RCCSE、ZGKJHX、普通刊
摘 要:为消除通信系统中的码间串扰,提高频带利用率,常采用平方根升余弦滤波器来实现基带信号的成形滤波处理;为实现不同符号率的信号在通信系统中的高速率传输,常采用数字信号处理中的多速率变换技术提高数字信号的采样率。采用平方根升余弦滤波器及半带、CIC、Farrow滤波器级联,基于FPGA实现了一种多速率变换模块。该模块能够实现任意倍数的上采样变换,且通过在线重载升余弦滚降系数,及CIC滤波器、Farrow滤波器上采样倍数,有效节约了FPGA内部资源。在ISE平台采用Verilog编程及IP核调用实现了该SRRC滤波及多速率变换模块,并给出了ModelSim仿真波形及实验结果,验证了其升余弦滚降及变速率特性,有效消除了码间干扰,提高频带利用率。其实现方式简单、高效。
关 键 词:FPGA 成形滤波 上采样 任意倍数 码间干扰 节约资源
分 类 号:TN943.3]
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...