期刊文章详细信息
文献类型:期刊文章
机构地区:[1]北方工业大学电子信息工程学院微电子学系
基 金:北京市大学生科学研究与创业行动计划项目资助
年 份:2019
期 号:4
起止页码:206-208
语 种:中文
收录情况:普通刊
摘 要:随着集成电路的快速发展,集成电路互连成为限制芯片性能的主要因素,而降低介质层的介电常数是解决互连问题的重要途径。本文综述了用于集成电路铜互连工艺的低介电(Low-K)材料的制备方法及Low-K候选材料。等离子体增强化学气相沉积和旋涂沉积法可根据各自的优缺点适用于不同情况中,low-k候选材料有着各自优缺点,周期性介孔有机硅(PMO)材料是目前应用较为广泛的low-k材料。
关 键 词:铜互连 LOW-K 低介电常数 PECVD
分 类 号:TN405]
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...