登录    注册    忘记密码

期刊文章详细信息

基于FPGA的数字频率计设计    

Design of Digital Frequency Meter Based on FPGA

  

文献类型:期刊文章

作  者:张聪[1] 孟祥斌[1]

机构地区:[1]沈阳工程学院自动化学院电子信息工程系,辽宁沈阳110136

出  处:《电脑知识与技术(过刊)》

年  份:2014

卷  号:20

期  号:7X

起止页码:4911-4912

语  种:中文

收录情况:普通刊

摘  要:该文运用VHDL硬件描述语言进行数字频率计设计,频率计主要通过闸门控制电路产生计数周期为1s,清零周期为0.5s,2s为一个周期的测量信号频率。并通过计数器记录频率值,最后通过数码显示电路显示被测信号频率值。该文设计一个6位频率计,可以测量1~999999Hz的信号频率。

关 键 词:闸门控制电路  计数器 寄存器 动态扫描显示电路  

分 类 号:TM935.13]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心