登录    注册    忘记密码

期刊文章详细信息

时序电路有限状态机设计的安全性研究  ( EI收录)  

Security of Finite State Machines in Sequential Circuits

  

文献类型:期刊文章

作  者:彭凯贝[1] 贾瑞清[2]

机构地区:[1]北京语言大学研究生院,北京100083 [2]中国矿业大学机电与信息学院,北京100083

出  处:《西南交通大学学报》

基  金:国家自然科学基金资助项目(61228204)

年  份:2017

卷  号:52

期  号:2

起止页码:424-428

语  种:中文

收录情况:BDHX、BDHX2014、CSA-PROQEUST、CSCD、CSCD2017_2018、EI(收录号:20172203711417)、IC、JST、RCCSE、SCOPUS、ZGKJHX、ZMATH、核心刊

摘  要:针对有限状态机优化设计过程中与功能无关的状态会带来的潜在安全问题,基于对其被侵入因素和攻击途径进行分析的基础上,提出了安全状态的定义,并实现了安全状态的设计方法.通过增加T触发器一个反馈信号,在不影响触发器功能条件下,对有限状态机进行状态保护.研究结果表明:添加状态自锁后的实验电路在功耗、时延和面积上要比原始实验电路提高了144.7%;优化T触发器后的实验电路在功耗上比原始实验电路降低了3.6%,在面积上降低了18.9%,在时延上提高了19.6%.

关 键 词:有限状态机 硬件安全 时序电路 设计功能无关状态  

分 类 号:TP33]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心