登录    注册    忘记密码

期刊文章详细信息

FPGA+DSP异构视频处理系统中基于SRIO的数据高效传输方法  ( EI收录)  

A High-efficiency Data Transmission Method Based on SRIO in FPGA+DSP Heterogeneous Video Processing System

  

文献类型:期刊文章

作  者:姜宏旭[1] 刘亭杉[1] 李辉勇[1] 张萍[1] 段洣毅[1]

机构地区:[1]北京航空航天大学计算机学院数字媒体北京市重点实验室,北京100191

出  处:《计算机学报》

基  金:国家自然科学基金(61272347);国家杰出青年科学基金(61125206)资助~~

年  份:2015

卷  号:38

期  号:6

起止页码:1119-1130

语  种:中文

收录情况:BDHX、BDHX2014、CSA、CSA-PROQEUST、CSCD、CSCD2015_2016、EI(收录号:20152701006106)、IC、INSPEC、JST、MR、RCCSE、SCOPUS、ZGKJHX、核心刊

摘  要:数据传输一直是影响嵌入式视频系统实时处理能力的关键环节.随着视频应用的多路化和高清化,混合多处理器结构已成为嵌入式视频处理系统的主要发展趋势,异构处理器之间数据的高效传输对系统性能的影响变得比以前更加突出.文中针对FPGA+DSP异构视频处理系统中的数据传输问题,在分析处理器结构和视频数据格式特征的基础上,提出了一种基于高速串行接口SRIO(Serial Rapid I/O)的数据高效传输方法.该方法分别以FPGA、DSP作为系统的传输、处理核心,在FPGA处理器上采用视频三分量数据重组方法并使用包头信息较小的SRIO流写事务SWRITE(Streaming Write),简化视频传输格式的同时提高了SRIO视频数据包的传输效率;在DSP处理器上通过预定义接收端数据存储单元和采用简洁的SRIO门铃事务(DOORBELL)应答机制,节约了DSP在传输过程中的时间开销.实验结果表明,文中设计的SRIO高效传输方法在占用较少的FPGA资源的条件下传输速度达理论值的81%以上.

关 键 词:FPGA+DSP 视频数据 SRIO 高效传输  

分 类 号:TP399]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心