期刊文章详细信息
基于低硬件复杂度、高速CORDIC的SVD模块设计与实现 ( EI收录)
The Design and Implementation of SVD Module with Reduced Hardware Complexity and High-Speed CORDIC Processor
文献类型:期刊文章
机构地区:[1]电子科技大学通信学院,四川成都611731
基 金:国家自然科学基金(No.61176025;No.61006027)
年 份:2015
卷 号:43
期 号:4
起止页码:738-742
语 种:中文
收录情况:BDHX、BDHX2014、CAS、CSA、CSA-PROQEUST、CSCD、CSCD2015_2016、EI(收录号:20152701003319)、IC、INSPEC、JST、RCCSE、RSC、SCOPUS、ZGKJHX、核心刊
摘 要:为降低实现高阶矩阵SVD时的硬件复杂度和计算延时,本文改进了CORDIC迭代结构,设计了一种用于SVD的低硬件复杂度、高速CORDIC计算单元.本文以2x2矩阵为例,基于Xilinx Virtex6硬件平台设计并实现了使用优化后CORDIC计算单元的SVD模块,在19bit位宽下吞吐率达25.9Gbps.对比Xilinx IP core中同类模块,本文设计节省27.6%寄存器,27.7%查找表,实时性提高14%.对高阶矩阵,本文给出资源消耗趋势曲线,可证明优化后CORDIC计算单元能降低16阶矩阵SVD模块约40%的硬件复杂度.
关 键 词:奇异值分解(SVD) 坐标旋转数字计算机(CORDIC) 向量旋转
分 类 号:TN713.7] TN431.2
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...