期刊文章详细信息
文献类型:期刊文章
机构地区:[1]合肥工业大学微电子设计研究所,合肥230009
基 金:国家自然科学基金!(69876010);高等学校博士学科点专项科研基金!(98035901);国家九五重点科技攻关项目(97-785-01-53.8)
年 份:2001
卷 号:18
期 号:3
起止页码:10-14
语 种:中文
收录情况:BDHX、BDHX2000、CSCD、CSCD_E2011_2012、JST、SCOPUS、ZGKJHX、核心刊
摘 要:文章以HGD08R01为例介绍了8位RISC微控制器IP软核的设计,讲述了采用Verilog HDL高层描述自上而下进行IP软核设计的方法及其仿真验证,并对HGD08R01的体系结构及其读/写时序进行了分析。
关 键 词:IP软核 微控制器 集成电路 RISC 设计
分 类 号:TP332]
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...