登录    注册    忘记密码

期刊文章详细信息

用于锁相环快速锁定的鉴频鉴相器设计    

A Fast Acquisition Phase Frequency Detector for Phase Locked Loops

  

文献类型:期刊文章

作  者:寇先果[1] 高博[1] 龚敏[1]

机构地区:[1]四川大学物理科学与技术学院微电子学系,成都610064

出  处:《电子与封装》

年  份:2014

卷  号:14

期  号:5

起止页码:23-27

语  种:中文

收录情况:普通刊

摘  要:针对鉴频鉴相器(PFD)的盲区现象对锁相环路的锁定速度的影响,设计了一种PFD结构,可以实现锁相环路的快速锁定。该结构在传统PFD的基础上,利用内部信号的逻辑关系进行逻辑控制,其输出特性呈现非线性;在输入相位差大于π时,抑制了复位脉冲的产生,避免了输入时钟边沿的丢失,有效消除了盲区,加快了锁相环的锁定速度。设计采用SMIC 0.18μm标准CMOS工艺,采用全定制设计方法对该PFD结构进行了设计、仿真分析和验证。结果表明,采用该PFD结构的锁相环,在400 MHz工作频率下锁定时间为2.95μs,锁定速度提高了34.27%。

关 键 词:鉴频鉴相器 锁相环 盲区  锁定时间  

分 类 号:TN402]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心