期刊文章详细信息
文献类型:期刊文章
机构地区:[1]天马微电子股份有限公司研发中心,广东深圳518118
年 份:2014
卷 号:29
期 号:2
起止页码:238-244
语 种:中文
收录情况:AJ、BDHX、BDHX2011、CAS、CSA、CSA-PROQEUST、CSCD、CSCD_E2013_2014、EBSCO、IC、INSPEC、JST、RCCSE、SCOPUS、WOS、ZGKJHX、核心刊
摘 要:为了实现基于FPGA的具有Mini-LVDS接口的TFT-LCD时序控制器,对TFT-LCD的时序控制器、Mini-LVDS技术的数据排列方式和FPGA的功能进行了研究。通过对Mini-LVDS的数据排列方式的研究,提出了独特的数据处理方法。利用FPGA内嵌的SRAM,设计了一种并行转串行的转换器,把一行的数据分成前半部分和后半部分并同时向外输出;利用D触发器、延时的方法实现了相邻二点的数据串并转换;综合利用移位寄存器、串行加法器和DDR技术,设计了一种8∶1的并串转换电路,实现了子像素内数据的并串转换。利用Xilinx公司的FPGA的输出宏单元,设计了把CMOS逻辑电平信号转换为Mini-LVDS逻辑电平信号的数据发送器。利用Xilinx公司的FPGA的时钟宏单元块,探讨并解决了多时钟的问题。通过研究Mini-LVDS和时序控制器的特性,提出了复位信号的产生方法和相对应的数据处理方法。利用此方法设计出的具有Mini-LVDS接口的时序控制器已应用于本公司的分辨率为1 280×1 024的产品中,数据的传输频率达108MHz,颜色深度为24bit。这个产品的显示画面清晰,过渡自然。利用此方法设计的TFT-LCD的时序控制器基本符合稳定可靠、抗干扰能力强等要求。
关 键 词:时序控制器 Mini-LVDS FPGA VERILOG HDL
分 类 号:TN141.9]
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...