登录    注册    忘记密码

期刊文章详细信息

基于FPGA图像传输终端像素时钟恢复设计    

Design of Pixel Clock Recovery at Receiving End of Image Transmission Based on FPGA

  

文献类型:期刊文章

作  者:曾鹏飞[1] 唐清善[1] 闵应涛[1] 唐立军[1] 郭丽莉[2] 党晨朗[3]

机构地区:[1]长沙理工大学物理与电子科学学院,湖南长沙410004 [2]公安部物证鉴定中心电子检验技术处,北京100038 [3]武汉科技大学电子技术学院,湖北武汉430081

出  处:《电子科技》

基  金:湖南省教育厅科研基金资助项目(11C0068);长沙市科技计划基金资助项目(K1101005-11);长沙理工大学人才引进基金资助项目(10xxrc004);湖南省重点学科建设基金资助项目;长沙理工大学精品课程基金资助项目(KC1128)

年  份:2013

卷  号:26

期  号:12

起止页码:114-117

语  种:中文

收录情况:CSA、CSA-PROQEUST、IC、INSPEC、RCCSE、普通刊

摘  要:根据Xilinx Spartan-6中PLL的结构与相关特性,提出了一种在图像传输中动态配置像素时钟的方法。在发送端,将不同的像素时钟经过编码并与图像数据一起发送至接收端,接收端接收到编码值,并通过PLL动态重配置恢复出对应的像素时钟,可以在1.4μs完成图像传输格式的在线切换。该设计接口简单、变频速度快、实时性强、稳定性高、灵活性好,已成功应用到某光端机产品中。

关 键 词:XILINX Spartan-6  PLL动态重配置  图像传输  像素时钟  

分 类 号:TN919.82]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心