登录    注册    忘记密码

期刊文章详细信息

基于VHDL的高精度数字频率计的设计与实现    

Design of high-precision digital frequency meter based on VHDL

  

文献类型:期刊文章

作  者:屈宝鹏[1] 张喜凤[1] 李想[1]

机构地区:[1]陕西国防工业职业技术学院电子系,陕西西安710300

出  处:《现代电子技术》

年  份:2013

卷  号:36

期  号:18

起止页码:144-147

语  种:中文

收录情况:IC、RCCSE、ZGKJHX、普通刊

摘  要:FPGA/CPLD在数字系统开发的应用日益广泛,影响到生产生活的方方面面。电子计数式频率计在各种电子测量领域应用广泛。为了降低频率计的量化误差,提高频率测量精度,在QuartusⅡ9.0开发环境下,用VHDL语言设计了一种能在1 Hz~100 MHz频率范围内使频率测量相对量化误差小于10-5的高精度数字频率计,仿真结果表明,所设计的数字频率计达到了设计精度要求,并能准确显示测量数值。最后,以CycloneⅡ系列EP2C20F484C7芯片为硬件环境,验证了各项设计功能的正确性。

关 键 词:VHDL 频率测量 量化误差  EP2C20F484C7  

分 类 号:TN710-34]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心