登录    注册    忘记密码

期刊文章详细信息

基于FPGA的MD5高速处理模型设计  ( EI收录)  

Design of MD5 High-Speed Models on FPGA

  

文献类型:期刊文章

作  者:韩津生[1] 林家骏[1] 叶建武[2] 周文锦[3]

机构地区:[1]华东理工大学信息科学与工程学院,上海200237 [2]东方通信股份有限公司,浙江杭州310053 [3]天津市政府国际经济研究室,天津300041

出  处:《北京理工大学学报》

基  金:国家"八六三"计划项目(2009AA01Z427)

年  份:2012

卷  号:32

期  号:12

起止页码:1258-1261

语  种:中文

收录情况:AJ、BDHX、BDHX2011、CAS、CSA、CSA-PROQEUST、CSCD、CSCD2011_2012、EI、IC、INSPEC、JST、MR、RCCSE、RSC、SCOPUS、ZGKJHX、ZMATH、核心刊

摘  要:为提高MD5的处理速度,提出了基于数据流的设计思想.该思想在设计阶段可以对特定的FPGA、预期的系统性能、复杂的专用算法等进行有效评估.基于该思想,提出了3种不同的MD5节点模型.通过分析,对其中1种模型进行实验,实验验证了基于数据流的设计思想能有效提高MD5的吞吐量,达到66.56 Gbit/s.

关 键 词:MD5 流水线 高速引擎  数据流 并行处理

分 类 号:TN791]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心