登录    注册    忘记密码

期刊文章详细信息

综合化航电核心处理系统容错设计    

Design of Fault-tolerance of Integrated Avionics Core Processor System

  

文献类型:期刊文章

作  者:王树义[1] 南建国[1] 赵松云[2]

机构地区:[1]空军工程大学工程学院 [2]中国人民解放军95809部队

出  处:《计算机测量与控制》

年  份:2012

卷  号:20

期  号:8

起止页码:2248-2250

语  种:中文

收录情况:BDHX、BDHX2011、CSA、CSA-PROQEUST、CSCD、CSCD_E2011_2012、INSPEC、ZGKJHX、核心刊

摘  要:新一代综合航空电子系统正向开放式、综合化、模块化的方向发展,作为其基础平台的核心处理系统(ICPS)属于机载实时分布式计算机系统,它的设计直接地关系到综合航电系统的性能和成本;它的可靠性要求很高,必须采用容错技术;介绍了综合航电核心处理系统软/硬件结构,重点对综合处理处理系统硬件系统的动态冗余结构与容错处理进行了设计,提出了增加三模—单模冗余单元(TSRU)的方法,通过该方法提高了系统的容错能力;最后对软件系统容错机制进行了研究。

关 键 词:综合航电 核心处理系统  实时分布式计算机系统 容错 动态冗余

分 类 号:TP302.1]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心