登录    注册    忘记密码

期刊文章详细信息

Shannon定理在数字锁相环中的应用    

Application of Shannon Theory in DPLL

  

文献类型:期刊文章

作  者:陈立新[1]

机构地区:[1]百利通电子(上海)有限公司

出  处:《微电子技术》

年  份:2000

卷  号:28

期  号:2

起止页码:22-27

语  种:中文

收录情况:普通刊

摘  要:传统的数字锁相环 (DPLL)多采用吞脉冲的方法来实现DCO ,此方法要求工作频率远高于DPLL的输出频率。采用Shannon定理并结合延时抽头技术设计的DPLL ,可使DPLL的输出频率接近工作频率 ,如采用 2 0MHz的主时钟可以产生 1 6 384MHz、 1 2 35 2MHz甚至 1 9 44MHz的频率信号 ,且能获得较高的频率精确度。同时 ,本例采用了自适应误差补偿技术 ,可补偿工艺偏差 ,同时也可实时补偿由于温度、电压等环境因素而造成的误差 ,能适应各种情况的应用。

关 键 词:香农定理  数字锁相环 DPLL

分 类 号:TN911.8]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心