登录    注册    忘记密码

期刊文章详细信息

基于多FPGA的NoC多核处理器验证平台设计    

Design of multi-FPGA-based multi-core processor NoC verification platform

  

文献类型:期刊文章

作  者:黄晓林[1] 潘红兵[1] 易伟[1] 杨虎[1] 凌梦[1] 黄辰[1] 何书专[1] 李丽[1]

机构地区:[1]南京大学电子科学与工程学院微电子设计研究所,江苏南京210093

出  处:《计算机工程与设计》

基  金:国家863高技术研究发展计划基金项目(2008AA01Z135);国家自然科学基金项目(60876017);国家自然科学基金青年科学基金项目(61006018);江苏省科技厅科技支撑计划基金项目(BE2009143)

年  份:2012

卷  号:33

期  号:1

起止页码:180-185

语  种:中文

收录情况:AJ、BDHX、BDHX2011、CSA、CSA-PROQEUST、CSCD、CSCD_E2011_2012、IC、INSPEC、JST、RCCSE、ZGKJHX、核心刊

摘  要:为了能够灵活地验证和实现自主设计的基于NoC的多核处理器,缩短NoC多核处理器的设计周期,提出了设计集成4片Virtex-6-550TFPGA的NoC多核处理器原型芯片设计/验证平台。分析和评估了NoC多核处理器的规模以及对FPGA硬件资源的需求,在此基础上给出了集成4片FPGA的开发板详细设计方案,并对各主要模块如互联架构、电源、板级时钟分布、接口技术、存储资源等关键设计要点进行阐述。描述了开发板各个主要模块的测试过程和结果,表明了该设计的可行性。

关 键 词:多FPGA片上网络(NOC)  多核处理器 高吞吐率  并行计算

分 类 号:TP301]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心