期刊文章详细信息
32位定浮点数正余弦函数FPGA实现方法
Implementations of 32-bits Fixed and Floating Point Trigonometric Functions with FPGA
文献类型:期刊文章
机构地区:[1]南京大学微电子设计研究所,江苏南京210093
基 金:国家自然科学基金项目(60876017;61006018)
年 份:2012
卷 号:29
期 号:1
起止页码:113-116
语 种:中文
收录情况:BDHX、BDHX2011、CSCD、CSCD_E2011_2012、JST、ZGKJHX、核心刊
摘 要:本文首先介绍了查表算法和Cordic算法原理,在这两种算法基础上,用Verilog HDL语言对32位定点数的正余弦函数进行了编程设计,结合仿真综合结果,对这两种方法从运算精度,运算速度和占用硬件资源几方面进行了分析.进而采用不经过浮点定点转换,直接在Cordic算法改进的基础上实现32位浮点数的正余弦函数FPGA设计.最后,对这三种实现方法进行了综合评价.
关 键 词:查表法 CORDIC算法 三角函数
分 类 号:TP39]
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...