期刊文章详细信息
文献类型:期刊文章
机构地区:[1]西安电子科技大学模式识别与智能控制研究所,710071
年 份:2005
卷 号:26
期 号:5
起止页码:38-44
语 种:中文
收录情况:ZGKJHX、普通刊
摘 要:讨论JPEG2000标准中算术编码器的硬件实现问题,提出一种适合静止图像实时处理的FPGA设计,并对其作仿真验证。该设计使用VHDL语言进行描述,并以X ilinx VertexⅡ系列中的xc2v250-6 fg256器件为基础,在ise6.1完成综合,用Modelsim5.7进行后仿真。综合器件最高工作时钟103MHz。分析表明,该设计能满足JPEG2000框架下灰度图静态压缩的实时处理要求。
关 键 词:JPEG2000 算术编码 图像压缩 FPGA
分 类 号:TN919.81]
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...