登录    注册    忘记密码

期刊文章详细信息

基于GPGPU和CUDA的高速AES算法的实现和优化    

Implementation and optimization of high speed AES algorithm based on GPGPU and CUDA

  

文献类型:期刊文章

作  者:顾青[1] 高能[2] 包珍珍[3] 向继[2]

机构地区:[1]国家863计划信息安全基础设施研究中心,上海200336 [2]中国科学院研究生院信息安全国家重点实验室,北京100049 [3]中国科学技术大学,合肥230026

出  处:《中国科学院研究生院学报》

基  金:中国科学院知识创新工程(YYYJ-1013);国家科技支撑课题(2008BAH32B04)资助

年  份:2011

卷  号:28

期  号:6

起止页码:776-785

语  种:中文

收录情况:BDHX、BDHX2008、CAS、CSCD、CSCD2011_2012、核心刊

摘  要:随着高性能计算需求的不断增长,人们开始将目光投向具有强大计算能力及高存储带宽的GPU设备.与擅长处理复杂性逻辑事务的CPU相比,GPGPU(general purpose graphicprocessing unit,通用图形处理器)更适合于大规模数据并行处理.CUDA(compute unified devicearchitecture,统一计算架构)的出现更加速了GPGPU应用面的扩张.基于GPGPU和CUDA技术对AES算法的实现进行加速,得到整体吞吐量6~7Gbit/s的速度.如果不考虑数据加载时间,对于1MB以上的输入规模,吞吐量可以达到20Gbit/s.

关 键 词:通用图像处理器  统一计算架构 AES算法 并行计算

分 类 号:TP393]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心