期刊文章详细信息
多标准视频解码可重构分像素插值结构设计 ( EI收录)
A Reconfigurable Sub-Pixel Interpolation Architecture Design for Multi-standard Video Decoding
文献类型:期刊文章
机构地区:[1]中国科学院计算技术研究所微处理器技术研究中心,北京100190 [2]北京龙芯中科技术服务中心有限公司,北京100190 [3]中国科学院研究生院,北京100049
基 金:国家"核高基"科技重大专项课题(2009ZX01028-002-003;2009ZX01029-001-003);国家自然科学基金(61050002;61003064)
年 份:2011
卷 号:23
期 号:9
起止页码:1603-1613
语 种:中文
收录情况:AJ、BDHX、BDHX2008、CSCD、CSCD2011_2012、EI、IC、INSPEC、JST、RCCSE、SCOPUS、ZGKJHX、核心刊
摘 要:在各类高清视频解码过程中,分像素插值是计算最为密集的处理环节之一.针对已有分像素插值结构在兼顾性能与灵活性方面所存在的不足,提出一种适用于多标准视频解码处理的可重构分像素插值结构设计.通过分析不同标准的插值计算模式之间的共性与差异,提出一种新型可重构并串混合滤波结构,其中的数据传输通路、输入/输出数据模式以及滤波计算单元均可进行动态配置,能够支持包括VC-1,H.264/263,AVS和MPEG-1/2/4在内的多种视频标准.实验结果表明,该设计能够完成多标准实时HDTV 1080 p(1920x1088@30 fps)视频解码;同已有工作相比,该设计在同等硅片资源下能够支持更多高清视频编解码标准.该设计目前已实际应用在一款多媒体SoC芯片中.
关 键 词:可重构 视频解码 多标准 分像素插值 高清
分 类 号:TP391]
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...