登录    注册    忘记密码

期刊文章详细信息

FPGA上SHA-1算法的流水线结构实现    

Implementation of Pipeline Structure on FPGA for SHA-1

  

文献类型:期刊文章

作  者:李磊[1] 韩文报[1]

机构地区:[1]解放军信息工程大学信息研究系,郑州450002

出  处:《计算机科学》

基  金:国家"863"计划重点项目(2009AA012201);上海市科委重大科技攻关项目(08dz501600)资助

年  份:2011

卷  号:38

期  号:7

起止页码:58-60

语  种:中文

收录情况:BDHX、BDHX2008、CSA、CSCD、CSCD2011_2012、IC、JST、RCCSE、UPD、ZGKJHX、核心刊

摘  要:哈希算法SHA-1算法广泛地应用于电子商务、商用加密软件等信息安全领域。通过对SHA-1算法的深入分析,提出了流水线结构的硬件实现方案。通过缩短关键路径,使用片内RAM代替LE寄存器实现流水线中间变量的数据传递,有效地提高了工作频率和单位SHA-1算法的计算速度。这种硬件结构在Altera系列芯片上的实现性能是Altera商用SHA-1算法IP核的3倍以上。

关 键 词:哈希算法(SHA-1)  关键路径  流水线结构  单位时空吞吐率(TPPAT)  CSA

分 类 号:TN402]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心