登录    注册    忘记密码

期刊文章详细信息

基于FPGA与DDR2 SDRAM的大容量异步FIFO缓存设计    

A design of high speed and deep asynchronous FIFO based on FPGA and DDR2 SDRAM

  

文献类型:期刊文章

作  者:庾志衡[1] 叶俊明[2] 邓迪文[3]

机构地区:[1]桂林电子科技大学电子工程与自动化学院,广西桂林541004 [2]桂林电子科技大学职业技术学院电子信息工程系,广西北海536000 [3]深圳市怡化电脑有限公司,广东深圳518026

出  处:《微型机与应用》

基  金:广西教育厅科研基金资助项目(2008LX138)

年  份:2011

卷  号:30

期  号:4

起止页码:34-36

语  种:中文

收录情况:JST、普通刊

摘  要:为了满足高速实时数据采集系统对所采集海量数据进行缓存的要求,通过研究FIFO的基本工作原理,利用FPGA和DDR2 SDRAM设计了一种高速大容量异步FIFO。使用Xilinx提供的存储器接口生成器(MIG)实现FPGA与DDR2的存储器接口,并结合片上FIFO和相应的控制模块完成FIFO的基本框架结构。详细介绍了各个组成模块的功能和原理,并设计了专门的测试模块。

关 键 词:高速大容量异步FIFO  MIG FPGA  DDR2 SDRAM

分 类 号:TP211.5]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心