登录    注册    忘记密码

期刊文章详细信息

二维级联流水结构大点数FFT运算器实现研究    

Research on Implementation of 2-dimension Long FFT Processor Based on Cascade-pipelined Structure

  

文献类型:期刊文章

作  者:王晓君[1,2,3] 龙腾[2] 周希元[1]

机构地区:[1]石家庄市通信测控技术研究所博士后工作站,河北石家庄050081 [2]北京理工大学博士后流动站,北京100081 [3]河北科技大学信息科学与工程学院,河北石家庄050018

出  处:《无线电工程》

年  份:2010

卷  号:40

期  号:11

起止页码:19-22

语  种:中文

收录情况:JST、普通刊

摘  要:大点数快速傅里叶变换(FFT)运算在雷达、通信信号侦察中有广泛应用,其基于现场可编程门阵列(FPGA)的实现方法有重要的研究价值。推导出点数为N的大点数FFT运算分解为2级小点数FFT运算级联的运算公式,在此基础上给出其实现步骤,从流水线结构设计、基本运算单元以及地址生成等方面详细介绍一维列(行)变换的工程实现方法,并给出列、行变换之间所乘旋转因子的压缩算法。工程实际应用表明,该大点数FFT运算器具有变换速度快、调试方便及可在单片FPGA实现的优点。

关 键 词:FFT运算器  级联 流水  工程实现  

分 类 号:TN971.1]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心