登录    注册    忘记密码

期刊文章详细信息

DMR标准RS码编译码器的FPGA实现    

FPGA-based Implementation of RS Coder/Decoder for DMR Standard

  

文献类型:期刊文章

作  者:宋洋军[1] 权进国[1] 林孝康[1]

机构地区:[1]清华大学深圳研究生院现代通信实验室,广东深圳518055

出  处:《通信技术》

年  份:2010

卷  号:43

期  号:6

起止页码:13-15

语  种:中文

收录情况:普通刊

摘  要:为了降低DMR标准Reed-Solomon(12,9)的译码复杂度,提出一种新的Step-by-Step译码算法。该算法通过计算伴随式,查找错误位置并同时计算修正子实现。与RS(255,239)和RS(255,249)相比,该算法不需要大量的存储器和复杂的逻辑控制,求逆运算也大为减少并且转化为有限域乘法器实现。该译码算法通过下载至Xilinx FPGA得到验证。

关 键 词:里德-所罗门码  有限域乘法器 数字移动无线电

分 类 号:TN911.22]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心