期刊文章详细信息
基于分布式算法的高阶FIR滤波器及其FPGA实现
Implementation of high order FIR filter with FPGA based on distributed arithmetic
文献类型:期刊文章
机构地区:[1]湘潭大学光电工程系,湖南湘潭411105
年 份:2010
卷 号:46
期 号:12
起止页码:136-138
语 种:中文
收录情况:AJ、BDHX、BDHX2008、CSA、CSA-PROQEUST、CSCD、CSCD2011_2012、IC、INSPEC、JST、RCCSE、ZGKJHX、核心刊
摘 要:提出一种新的高阶FIR滤波器的FPGA实现方法。该方法运用多相分解结构对高阶FIR滤波器进行降阶处理,采用改进的分布式算法来实现降阶后的FIR滤波器。设计了一系列阶数从8到1024的FIR滤波器,通过QuartusⅡ7.1的综合与仿真,以及在EP2S60F1020C4FPGA目标器件上的实现结果表明,该方法能够有效地减少硬件资源的使用且满足高速实时性的要求。
关 键 词:有限冲激响应(FIR)滤波器 现场可编程门阵列(FPGA) 分布式算法(DA) 多相分解
分 类 号:TN713]
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...