期刊文章详细信息
一种图形加速器和着色器的体系结构 ( EI收录)
Hardware Accelerator and 3D Pixel Shader Architecture for Computer Graphics
文献类型:期刊文章
机构地区:[1]西安邮电学院专用集成电路设计中心,西安710071 [2]空军工程大学电子工程系,西安710038
年 份:2010
卷 号:22
期 号:3
起止页码:363-372
语 种:中文
收录情况:AJ、BDHX、BDHX2008、CSCD、CSCD2011_2012、EI、IC、INSPEC、JST、RCCSE、SCOPUS、ZGKJHX、核心刊
摘 要:为了适应智能手机和网本机对于图形加速器的需求,提出一种二维图形加速器和三维像素着色器的体系结构.该体系结构包括自主设计的VLIW指令集和可重组的数据驱动流水线.针对通常将图像帧划分成多个块,且每块由一个微引擎处理的方法可能造成微引擎的负载不均衡的问题,采用按扫描行分配的并行存储和处理结构,其中每个扫描行的处理任务按照需要动态地分配给微引擎.为了评估和实现该体系结构,建立了性能仿真平台、系统仿真平台和RTL仿真平台,并用C++语言编写性能仿真平台评估了该体系结构对性能的影响.模拟实验结果表明,新颖的存储/任务映射方法可以充分地利用处理器资源,降低存储访问的冲突,有利于改善并行处理的可扩展性.文中还讨论了自主设计的图形产生器、图像变换器和VLIW微引擎的结构以及相关的图形硬件加速算法.
关 键 词:GPU 图形硬件加速器 着色微引擎
分 类 号:TP302.4]
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...