期刊文章详细信息
文献类型:期刊文章
机构地区:[1]装甲兵工程学院控制工程系 [2]石家庄陆军指挥学院 [3]73667部队
基 金:国家自然科学基金资助项目(60871029)
年 份:2010
卷 号:18
期 号:1
起止页码:23-25
语 种:中文
收录情况:BDHX、BDHX2008、CSA、CSA-PROQEUST、CSCD、CSCD_E2011_2012、INSPEC、ZGKJHX、核心刊
摘 要:在研究边界扫描数字电路测试技术标准IEEE1149.1的基础上,采用SOPC设计技术,用FPGA设计实现了一款基于Avalon总线的边界扫描测试总线控制IP核,与其它复用IP核可形成以NIOS Ⅱ处理器为核心的通用数字电路边界扫描测试控制器,该控制器产生符合IEEE1149.1标准的测试信号控制被测边界扫描系统,进行各种边界扫描测试;该IP核的成功设计,为基于边界扫描的电子系统机内自测试系统的实现,奠定了坚实的应用基础。
关 键 词:IEEE1149.1 边界扫描控制器 SOPC IP核
分 类 号:TN707]
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...