登录    注册    忘记密码

期刊文章详细信息

2.5Gb/s SDH/SONET低阶支路处理器芯片设计    

Chip Design for 2.5Gb/s SDH/SONET Low-order Tributary Processor

  

文献类型:期刊文章

作  者:叶波[1] 李天望[2] 罗敏[3]

机构地区:[1]上海电力学院计算机与信息工程学院,上海200090 [2]武汉大学集成电路与通讯软件系,湖北武汉430079 [3]朗讯科技光网络有限公司,上海200233

出  处:《通信技术》

年  份:2009

卷  号:42

期  号:8

起止页码:9-11

语  种:中文

收录情况:普通刊

摘  要:设计了2.5Gb/s SDH/SONET的低阶支路处理器芯片,单片实现STS-48/STM-16的低阶支路终结,包括低阶容器的通道监控,混合VT1.5/TU-11和VT2/TU-12容器的终结,V1/V2指针解释,虚级联数据的提取,开销字节的提取和处理,BIP-2检测,RDI/REI在发送方向的环回,VT/TU级的保护倒换等。采用TSMC 0.13μm CMOS工艺流片成功,电路规模约12.6万门。满足光纤通信传输要求,并成功用于光纤通信设备。

关 键 词:SDH/SONET 低阶支路  芯片 处理器

分 类 号:TN913.7] TN492]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心