登录    注册    忘记密码

期刊文章详细信息

一种在FPGA上实现FIR数字滤波器的资源优化算法  ( EI收录)  

A Resource Optimizing Algorithm in FPGA Based High Speed FIR Digital Filters

  

文献类型:期刊文章

作  者:李莹[1] 路卫军[1] 于敦山[1] 张兴[1]

机构地区:[1]北京大学信息科学技术学院微电子学系,北京100871

出  处:《北京大学学报(自然科学版)》

年  份:2009

卷  号:45

期  号:2

起止页码:222-226

语  种:中文

收录情况:AJ、BDHX、BDHX2008、CAS、CSCD、CSCD2011_2012、EI、IC、INSPEC、JST、MR、PROQUEST、RCCSE、RSC、SCOPUS、WOS、ZGKJHX、ZMATH、ZR、核心刊

摘  要:针对原有在FPGA上实现高速FIR滤波器的移位加算法,进一步分析了算子调度的具体过程,讨论了在不同情况下该算法所能达到的最省资源的算子调度方案,并提出了优化的具体规则。在Xilinx spartan3系列FPGA上的实现结果表明,对于16阶固定系数FIR滤波器,相比于原有的移位加算法以及Xilinx CoregenTM生成的同等规模的分布式算法滤波器,采用优化算法后的FIR滤波器可节省资源分别达11.7%和29.7%。

关 键 词:FIR滤波器 移位加  算子调度  FPGA

分 类 号:TN713]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心