登录    注册    忘记密码

期刊文章详细信息

AVS解码中插值算法的硬件实现    

Design and Implementation of Interpolation in AVS Decode System

  

文献类型:期刊文章

作  者:王俊[1,2] 张盛兵[1] 黄晁[2]

机构地区:[1]西北工业大学软件与微电子学院,陕西西安710065 [2]宁波中科集成电路设计中心,浙江宁波315040

出  处:《火力与指挥控制》

基  金:宁波市高新技术计划基金资助项目

年  份:2008

卷  号:33

期  号:12

起止页码:140-143

语  种:中文

收录情况:BDHX、BDHX2004、CSA-PROQEUST、CSCD、CSCD_E2011_2012、IC、JST、RCCSE、ZGKJHX、核心刊

摘  要:在AVS标准中的插值算法采用分像素提高视频解码的清晰度,也是解码端主要的访存和计算瓶颈。为了得到分像素位置的像素值,需要参考其周围相邻的像素值;针对亮度和色度插值设计了一种基于流水线的并行架构,计算出不同位置上的分像素值,提高了解码系统的运算速度,与其他设计完成的解码器模块配合,在FPGA上实现AVS高清实时解码。

关 键 词:AVS 插值算法 并行  流水线

分 类 号:TP37]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心