登录    注册    忘记密码

期刊文章详细信息

LDPC码高速译码器的设计与实现  ( EI收录)  

Design and Implementation of LDPC Decoder with High Throughput

  

文献类型:期刊文章

作  者:乔华[1] 管武[1] 董明科[1] 项海格[1]

机构地区:[1]北京大学信息科学技术学院,卫星与无线通信实验室,北京100871

出  处:《北京大学学报(自然科学版)》

基  金:国防预先研究基金资助项目(9140A22030106JW02)

年  份:2008

卷  号:44

期  号:3

起止页码:347-352

语  种:中文

收录情况:AJ、BDHX、BDHX2004、CAS、CSCD、CSCD2011_2012、EI(收录号:20082611337725)、IC、INSPEC、JST、MR、PROQUEST、RCCSE、RSC、SCOPUS、WOS、ZGKJHX、ZMATH、ZR、核心刊

摘  要:通过对LDPC码(低密度奇偶校验码)的迭代译码算法的分析,提出了一种同时能够对两个码字进行译码,使得译码器中的变量节点和校验节点交替被两个码字使用的译码器结构。该结构不仅适用于全并行结构的LDPC码译码器,也适用于目前广泛采用的半并行结构译码器。以此结构为基础,实现了一个长度为1008bit,改进半并行结构的LDPC码译码器。此结构能够充分利用现有半并行结构译码器的逻辑资源,将译码器数据吞吐率提高近一倍。测试结果表明,该译码器的有效信息速率达到45Mbps。

关 键 词:低密度奇偶校验码(LDPC码)  译码器 FPGA 高速实现  

分 类 号:TN764]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心