登录    注册    忘记密码

期刊文章详细信息

H.264片上高速可变长解码器设计    

Design of high speed variable length decoder on chip based on H.264

  

文献类型:期刊文章

作  者:张楚[1] 张盛兵[1] 黄晁[2] 赵彧[1]

机构地区:[1]西北工业大学软件与微电子学院,西安710065 [2]宁波中科集成电路设计中心,宁波315040

出  处:《电子测量技术》

基  金:宁波市高新技术研发与产业化计划项目资助

年  份:2007

卷  号:30

期  号:10

起止页码:7-10

语  种:中文

收录情况:JST、RCCSE、ZGKJHX、普通刊

摘  要:可变字长编解码是H.264标准中的一项重要技术,本文设计了一种基于H.264标准的高速可变字长解码器。设计上采用自顶向下的设计方法,首先进行系统结构设计,根据码流特点进行硬件结构划分,尽可能多地进行并行解码,采用桶形移位器。并用C语言设计了系统模型,由C模型为RTL的仿真提供测试向量,在设计的各个阶段都进行了仿真,以保证每个阶段设计的正确性。该模块已通过FPGA验证,并用0.18μm的SMIC工艺库进行DC综合,电路规模约1.4万门左右,最高频率可以达到200MHz,可对H.264高清码流进行实时解码。

关 键 词:可变长解码 专用集成电路设计 H.264/A  亿  CAVLC 视频解码

分 类 号:TN919]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心