登录    注册    忘记密码

期刊文章详细信息

基于FPGA的SHA-1算法的设计与实现    

Design and Implementation of SHA-1 Algorithm Based on FPGA

  

文献类型:期刊文章

作  者:孙黎[1] 慕德俊[1] 刘航[1]

机构地区:[1]西北工业大学自动化学院控制与网络研究所,西安710072

出  处:《计算机工程》

基  金:西北工业大学青年教师创新基金资助项目

年  份:2007

卷  号:33

期  号:14

起止页码:270-271

语  种:中文

收录情况:AJ、BDHX、BDHX2004、CAS、CSA、CSA-PROQEUST、CSCD、CSCD2011_2012、IC、INSPEC、JST、RCCSE、SCOPUS、UPD、ZGKJHX、核心刊

摘  要:SHA-1算法是目前常用的安全散列算法,被广泛地应用于电子商务等信息安全领域。为了满足安全散列算法的计算速度,该文将SHA-1分成5个硬件结构模块来实现,每个模块可以独立工作。对其进行了优化,达到了缩短关键路径的目的,提高了计算速度。独立的模块使得对每个模块的修改都不会影响其他模块的工作,为模块的进一步优化提供了方便。

关 键 词:散列算法 SHA-1算法 现场可编程门阵列 硬件描述语言

分 类 号:TP391]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心