登录    注册    忘记密码

期刊文章详细信息

一种折叠共源共栅运算放大器的设计    

Design of a Folded-cascode Operational Amplifier

  

文献类型:期刊文章

作  者:杨俊[1] 卞兴中[1] 王高峰[2]

机构地区:[1]武汉大学微电子与信息技术研究院,湖北武汉430072 [2]武汉大学物理科学与技术学院,湖北武汉430072

出  处:《现代电子技术》

年  份:2006

卷  号:29

期  号:18

起止页码:28-30

语  种:中文

收录情况:IC、RCCSE、ZGKJHX、普通刊

摘  要:折叠共源共栅运放结构的运算放大器可以使设计者优化二阶性能指标,这一点在传统的两级运算放大器中是不可能的。特别是共源共栅技术对提高增益、增加PSRR值和在输出端允许自补偿是有很用的。这种灵活性允许在CMOS工艺中发展高性能无缓冲运算放大器。目前,这样的放大器已被广泛用于无线电通信的集成电路中。介绍了一种折叠共源共栅的运算放大器,采用TSMC 0.18混合信号双阱CMOS工艺库,用HSpice W 2005.03进行设计仿真,最后与设计指标进行比较。

关 键 词:CMOS 运算放大器 折叠共源共栅 HSPICE W-2005.03  

分 类 号:TN722.77]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心