登录    注册    忘记密码

期刊文章详细信息

高速基2FFT处理器的结构设计与FPGA实现    

FPGA implementation of a high-speed base-2 256-point FFT

  

文献类型:期刊文章

作  者:李小进[1] 初建朋[1] 赖宗声[1] 徐晨[2] 景为平[2]

机构地区:[1]华东师范大学微电子电路与系统研究所,上海200062 [2]南通大学,江苏南通226007

出  处:《电路与系统学报》

基  金:上海市科委PDC资助项目(027062012;047062023);上海市AM发展研究基金(AM0403);上海市信息委(04-联专-001)

年  份:2005

卷  号:10

期  号:5

起止页码:49-53

语  种:中文

收录情况:BDHX、BDHX2004、CSCD、CSCD2011_2012、JST、核心刊

摘  要:本文研究了采用AISC来实现高速实时基2FFT处理器的设计方案。在实现中采用了单基2定点内核,设计了防溢出控制结构,在不增加系统延时的基础上,提高了运算精度。设计了对称乒乓RAM结构,在保证蝶形运算核的占用率的条件下,提高了该FFT处理器的连续运算能力。将RAM集成在FFT处理器内部,提高了使用的灵活性。本文所设计的FFT具有可配置特性,可根据需要计算2的幂次方的FFT。256点的FFT运算只需1072个时钟周期,在VertexII-xc2v1000上综合实现,频率可达112.007MHz,完成整个256点的FFT运算仅需9.57μs。

关 键 词:FFT FPGA 防溢出  对称乒乓结构  

分 类 号:TN47]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心