登录    注册    忘记密码

期刊文章详细信息

一种基于FBMA算法的整像素运动估计芯片的VLSI设计  ( EI收录)  

VLSI Design for Full-Search Block-Matching Full-Pel Motion Estimation Processor

  

文献类型:期刊文章

作  者:何卫锋[1] 毛志刚[1] 吕志强[1] 尹海丰[1]

机构地区:[1]哈尔滨工业大学微电子科学与技术系,哈尔滨150001

出  处:《计算机研究与发展》

年  份:2005

卷  号:42

期  号:7

起止页码:1225-1230

语  种:中文

收录情况:AJ、BDHX、BDHX2004、CSA-PROQEUST、CSCD、CSCD2011_2012、EI、IC、JST、RCCSE、SCOPUS、ZGKJHX、核心刊

摘  要:给出了一种基于全搜索块匹配算法的运动估计电路的改进结构,并完成了VLSI设计.通过采用多端口匹配策略和双时钟方案,使得在提高先前帧搜索区域像素数据重复利用率的同时,将脉动阵列的计算效率提高到74.9%.采用TSMC0.25μm1P5MCMOS工艺,完成了运动估计芯片的VLSI实现,其芯片面积为3.37mm×3.37mm,最高工作频率为110MHz.综合后仿真表明在89.4MHz的频率下,该电路可以对支持MPEG4ASProfile标准的ITUR601格式视频图像(720×480@30HzNTSC或720×576@25HzPAL)进行基于整像素的实时运动估计.

关 键 词:全搜索块匹配算法  脉动阵列 运动估计  超大规模集成电路

分 类 号:TP302.2]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心