登录    注册    忘记密码

专利详细信息

D锁存器和应用该D锁存器的50%占空比三分频器       

文献类型:专利

专利类型:发明专利

是否失效:

是否授权:

申 请 号:CN201010189121.7

申 请 日:20100602

发 明 人:闫金星

申 请 人:广州市广晟微电子有限公司

申请人地址:510630 广东省广州市天河区五山路五山科技广场C620-641房

公 开 日:20101215

公 开 号:CN101917185A

代 理 人:逯长明

代理机构:11227 北京集佳知识产权代理有限公司

语  种:中文

摘  要:本发明公开了一种D锁存器和应用该D锁存器的50%占空比三分频器,D锁存器由相位切换控制模块控制时钟触发的极性,并控制由数据输入输出模块输出数据信号,或者控制由数据锁存模块锁存数据信号并输出。本发明提供的D锁存器实现了时钟上升沿和下降沿均可对其触发,并利用本发明提供的D锁存器连接组成三分频器,输出50%占空比的三分频信号。

主 权 项:1.一种D锁存器,其特征在于,包括:与参考电压输入端相连的参考电压转换和电流供电模块;所述参考电压输入信号经过参考电压转换和电流供电模块,提供电路所需的电流;与相位切换控制输入端相连的电平转换模块;所述参考电压转换和电流供电模块与所述电平转换模块相连接;与所述电平转换模块相连接的相位切换模块;相位切换控制输入信号经过所述电平转换模块后,转换成合适的电平,控制相位切换模块;通过所述参考电压转换和电流供电模块与差分时钟信号输入端相连的时钟输入模块;所述时钟输入模块与所述相位切换模块相连接;所述相位切换模块决定时钟触发的极性;分别与所述相位切换模块相连接的数据输入输出模块和数据锁存模块;所述数据输入输出模块与差分数据信号输入端相连接;所述相位切换模块控制数据输入输出模块输出时钟触发时刻所对应的数据信号,或者控制数据锁存模块锁存时钟触发前一时钟所对应的数据信号并输出。

关 键 词:锁存器 触发  空比  模块输出数据  数据输入输出  数据锁存模块  锁存数据信号  控制模块  相位切换 连接  

IPC专利分类号:H03K21/00(20060101);H03K23/50(20060101)

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心