登录    注册    忘记密码

专利详细信息

一种基于GAD定时检测位的时钟同步FPGA结构和方法       

文献类型:专利

专利类型:发明专利

是否失效:

是否授权:

申 请 号:CN201610279262.5

申 请 日:20160429

发 明 人:戴国良

申 请 人:福建先创电子有限公司

申请人地址:362000 福建省泉州市丰泽区浔美工业区

公 开 日:20170426

公 开 号:CN106603449A

代 理 人:连耀忠;林燕玲

代理机构:35204 厦门市首创君合专利事务所有限公司

语  种:中文

摘  要:一种基于GAD定时检测位的时钟同步FPGA结构和方法,包括数字内插滤波器、数字鉴相器、第一环路滤波器、第二环路滤波器和数控振荡器;该数字内插滤波器一输入端,其输出端设置降采样模块;该降采样模块的一输出端作为数据输出,另一输出端连接数字鉴相器输入端;该数字鉴相器输出端连接第一环路滤波器输入端,该第一环路滤波器输出端连接第二环路滤波器输入端;该第二环路滤波器输出端连接数控振荡器,该数控振荡器连接数字内插滤波器另一输入端。本发明的结构和方法采用闭环结构的时钟同步原理来调整定时相位及频率的偏差,从而输出最佳的定时信号。能有效地消除发射机和接收机的时钟偏差,保证接收端进行正确的符号判决。

主 权 项:1.一种基于GAD定时检测位的时钟同步FPGA结构,其特征在于:包括数字内插滤波器、数字鉴相器、第一环路滤波器、第二环路滤波器和数控振荡器;该数字内插滤波器一输入端接收采样后的输入数据进行内插滤波,其输出端设置降采样模块用于降采样;该降采样模块的一输出端作为数据输出,另一输出端连接数字鉴相器输入端进行定时偏差估计;该数字鉴相器输出端连接第一环路滤波器输入端以滤除噪声,该第一环路滤波器输出端连接第二环路滤波器输入端以滤除高频分量;该第二环路滤波器输出端连接数控振荡器以调整输入数据的相位和频率,该数控振荡器输出端连接数字内插滤波器另一输入端作为其工作时钟,从而确定输入数据的最佳采样点。

关 键 词:输入端  环路滤波器  内插滤波器 输出端连接  数控振荡器  数字鉴相器 时钟同步 降采样  输出端 滤波器 滤波器输出端  滤波器输入端  发射机  接收机  闭环结构  定时检测  定时相位  定时信号  符号判决  时钟偏差  数据输出  接收端  有效地  输出  保证  

IPC专利分类号:H04L27/00(20060101);H04J3/06(20060101)

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心