登录    注册    忘记密码

专利详细信息

基于FPGA的旁路攻击功耗曲线采集同步时钟系统       

文献类型:专利

专利类型:发明专利

是否失效:

是否授权:

申 请 号:CN201910389833.4

申 请 日:20190510

发 明 人:陆海宁 宋安 王伟嘉 王凌云

申 请 人:上海观源信息科技有限公司

申请人地址:200241 上海市闵行区东川路555号4号楼303B

公 开 日:20231201

公 开 号:CN110022201B

代 理 人:王毓理;王锡麟

代理机构:上海交达专利事务所

语  种:中文

摘  要:一种基于FPGA的旁路攻击功耗曲线采集同步时钟系统,包括:同步时钟设备、工作时钟信号线通路、采集时钟信号线通路和采集信号线通路,其中:工作时钟信号线通路与待测设备相连并接收待测设备在旁路攻击的采集阶段输出的时钟信号,经过分压处理后将时钟信号输出至同步时钟设备;采集时钟信号线通路与同步时钟设备相连并接收同步时钟设备的时钟信号,经过分压处理后输出至采集设备;采集信号线通路与待测设备相连,将运行中的待测设备的功耗信息输出至采集设备通过对时钟信号的倍频处理和同步处理,使得功耗信息实现精确同步,用于旁路攻击精确检测。本发明通过本装置使待测设备的时钟与采集设备的时钟相位一致,从而显著提高旁路攻击过程中功耗曲线的采集质量,增强旁路攻击效果。

主 权 项:1.一种基于FPGA的旁路攻击功耗曲线采集同步时钟系统,其特征在于,包括:同步时钟设备、工作时钟信号线通路、采集时钟信号线通路和采集信号线通路,其中:工作时钟信号线通路与待测设备相连并接收待测设备在旁路攻击的采集阶段输出的时钟信号,经过分压处理后将时钟信号输出至同步时钟设备;采集时钟信号线通路与同步时钟设备相连并接收同步时钟设备的时钟信号,经过分压处理后输出至采集设备;采集信号线通路与待测设备相连,将运行中的待测设备的功耗信息输出至采集设备;通过对时钟信号的倍频处理和同步处理,使得功耗信息实现精确同步,用于旁路攻击精确检测,其中待测设备为能够输出工作时钟信号的密码电路;所述的同步时钟设备将分压处理后的待测设备的工作时钟经过倍频处理,该同步时钟设备包括:用于对时钟信号缓冲的第一缓冲模块、用于对输入时钟产生多个频率的输出的倍频模块、用于多个频率的输出时钟的多路选择模块、用于对时钟信号缓冲的第二缓冲模块、用于产生输出时钟的输出模块和时钟源,其中:第一缓冲模块与时钟源相连并接收时钟源的时钟信号,经过缓冲处理后将时钟信号输出至倍频模块;倍频模块与第一缓冲模块相连并接收缓冲后的时钟信号,经过倍频处理后生成多个频率的时钟信号并输出至多路选择模块;多路选择模块与倍频模块相连并接收多个时钟信号,经过对多个频率的时钟信号选择后生成倍频时钟信号输出至第二缓冲模块;第二缓冲模块与多路选择模块相连并接收经过选择的时钟信号,经过缓冲处理后将倍频时钟信号输出至输出模块;输出模块与同步时钟设备引脚相连并通过引脚将时钟信号引出;所述的第一缓冲模块对分压后的方波信号作为时钟源进行缓冲并�

关 键 词:待测设备  旁路  线通路  采集设备  时钟信号 同步时钟 攻击  采集时钟信号  工作时钟信号  采集信号线  功耗曲线  功耗信息  采集  分压  时钟信号输出  同步时钟系统  输出  倍频处理  接收同步  阶段输出  时钟设备  时钟相位  同步处理  检测  

IPC专利分类号:H04L9/00;H04L7/00

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心