专利详细信息
文献类型:专利
专利类型:实用新型
是否失效:否
是否授权:否
申 请 号:CN201020169871.3
申 请 日:20100426
申 请 人:苏州长风有限责任公司
申请人地址:215001 江苏省苏州市北园路60号
公 开 日:20110323
公 开 号:CN201773567U
代 理 人:杜永保
代理机构:11008 中国航空专利中心
语 种:中文
摘 要:本实用新型涉及一种用于液晶显示器的接口转换电路,尤其是一种基于的数字RGB视频信号到LVDS的串行化编码电路。所述LVDS编码电路包括数据缓冲器、LVDS发送电路以及锁相环电路。所述数据缓冲器用于接收外部的数字RGB信号,经过缓冲组合之后,将数字RGB信号传输给LVDS发送电路同时将随路时钟传输给锁相环电路;所述LVDS发送电路用于将接收到的数字RGB信号按照一定的并串转换因子转换为LVDS,并将LVDS传输给液晶显示器;所述锁相环电路用于调整随路时钟的相位,以保证液晶显示器的接口电路正确解码。本实用新型LVDS编码电路不仅实现了数字视频RGB信号到视频LVDS的转换,且无需使用LVDS串行器芯片及其外围电路,空间小,有效的解决了高速电路印制板布局空间过小的问题。
主 权 项:1.一种用于显示器的LVDS信号编码电路,其特征在于:所述LVDS编码电路设置在支持LVDS接口电平的FPGA芯片上,其包括数据缓冲器、LVDS发送模块和锁相环电路其中,所述数据缓冲器经锁相环电路与LVDS发送模块相连,同时数据缓冲器也直接与LVDS发送模块相连,所述LVDS发送模块包括三块ALTLVDS_TX模块,分别与输入的数字RGB视频信号的R、G、B三组信号相对应,并通过FPGA芯片的四路LVDS引脚与显示器相连,所述LVDS编码电路还与同样设置在FPGA芯片上的一运算处理单元相连。
关 键 词:锁相环电路 液晶显示器 编码电路 电路 数据缓冲器 接口转换电路 解码 布局空间 高速电路 缓冲组合 接口电路 视频信号 数字视频 信号传输 转换因子 串行化 串行器 印制板 转换 视频 外围 芯片 外部
IPC专利分类号:G09G3/36(20060101)
参考文献:
正在载入数据...
二级参考文献:
正在载入数据...
耦合文献:
正在载入数据...
引证文献:
正在载入数据...
二级引证文献:
正在载入数据...
同被引文献:
正在载入数据...